과목명 : 전자회로 설계(Electronic circuit design)
수업일자 : 2022년 11월 29일 (화) / (온라인 수업으로 대체)
1. 반전 증폭기(Inverting amplifier)
1-1. 이상적인 연산 증폭기의 특징
- 두 개의 입력 단자 중 어느 단자에도 전류가 흐르지 않는다. (가상단락 존재)
- 두 입력단자 사이에는 전위차가 없다.(전위가 같다)
1-2. 반전 증폭기의 특성
- 연산 증폭기의 반전 단자에 입력신호가 인가되는 증폭기입니다.
- 비반전 단자가 접지되어 있으므로 반전 단자의 전압도 0이 되고 이를 가상 접지(Virtual short)라고 합니다. 가상 접지는 전압이 0이지만 가상 접지를 통해 전류가 흐를 수 없습니다.
- 반전 증폭기는 입력신호의 전압에 출력 부분이 반대 위상의 전압이 나타나게 됩니다 (극성이 반대인 출력전압이 나타나게 됩니다.)
1-3. 반전 증폭기의 폐루프 이득(Closed-loop gain of inverting amplifier)
- 이상적인 연산 증폭기의 두 입력 단자 사이에는 가상 단락이 존재하고 비반전단자는 접지되어 있으므로 반전 단자는 가상 접지됩니다.
1-4. 반전 증폭기의 특성
2. 비반전 증폭기(Non-inverting amplifier)
2-1. 비반전 증폭기
- 연산 증폭기의 비반전 단자에 입력신호가 인가되는 증폭기를 의미합니다.
2-2. 비반전 증폭기의 폐루프 이득(Close-loop gain of non-inverting amplifier)
2-3. 비반전 증폭기의 특성
- 학부에서 수강했던 전공 수업 내용을 정리하는 포스팅입니다.
- 내용 중에서 오타 또는 잘못된 내용이 있을 시 지적해 주시기 바랍니다.
'전공 수업 > 전자회로 설계' 카테고리의 다른 글
[15주 차] - OP Amp 반전 증폭기 Simulation, 증폭도, 데시벨 측정 (0) | 2022.12.13 |
---|---|
[13주 차] - 연산 증폭기(OP Amp) 정의, 여러 가지 특성 (0) | 2022.11.23 |
[12주 차] - 증폭기의 주파수 응답 특성 (0) | 2022.11.15 |
[11주 차] - MOSFET 공통 소스 증폭기, 소신호 등가 모델 (0) | 2022.11.08 |
[10주 차] - 증가형 MOSFET의 바이어스(Bias) 회로 (0) | 2022.11.02 |
댓글